基于fpga數(shù)字頻率計(jì)的設(shè)計(jì).doc
約20頁(yè)DOC格式手機(jī)打開展開
基于fpga數(shù)字頻率計(jì)的設(shè)計(jì),基于fpga數(shù)字頻率計(jì)的設(shè)計(jì),本科畢業(yè)論文,電路圖,基本設(shè)計(jì)思路等全部包含,格式完整,直接當(dāng)畢業(yè)論文使用,畢業(yè)無(wú)憂!第一部分 緒論1.1研究意義1.2 發(fā)展趨勢(shì)第二部分 fpga簡(jiǎn)介第三部分 系統(tǒng)方案設(shè)計(jì)及關(guān)鍵器件介紹3.1方案設(shè)計(jì)3.2 以epm7128slc84-15為核心器件的控制電路第四部分 等精度測(cè)量原理4....
內(nèi)容介紹
此文檔由會(huì)員 lukelulu 發(fā)布
基于FPGA數(shù)字頻率計(jì)的設(shè)計(jì),本科畢業(yè)論文,電路圖,基本設(shè)計(jì)思路等全部包含,格式完整,直接當(dāng)畢業(yè)論文使用,畢業(yè)無(wú)憂!
第一部分 緒論
1.1研究意義
1.2 發(fā)展趨勢(shì)
第二部分 FPGA簡(jiǎn)介
第三部分 系統(tǒng)方案設(shè)計(jì)及關(guān)鍵器件介紹
3.1方案設(shè)計(jì)
3.2 以EPM7128SLC84-15為核心器件的控制電路
第四部分 等精度測(cè)量原理
4.1等精度測(cè)量原理
第五部分 硬件電路設(shè)計(jì)
5.1系統(tǒng)總體設(shè)計(jì)方案
5.2按鍵模塊
5.3顯示模塊
5.4單片機(jī)主控模塊
5.5電源電路
5.6輸入信號(hào)整形模塊
5.7 FPGA實(shí)現(xiàn)模塊
5.7.1測(cè)頻/測(cè)周期的實(shí)現(xiàn)
第六部分 軟件部分設(shè)計(jì)
6.1圖所示單片機(jī)主程序流程圖
6.2測(cè)頻子程序流程圖
6.3鍵盤掃描子程序
6.4時(shí)間值輸入子程序
6.5顯示子程序流程圖
第七部分 系統(tǒng)仿真/硬件驗(yàn)證
7.1系統(tǒng)調(diào)試的方法
7.2 系統(tǒng)調(diào)試的軟/硬件
第八部分 結(jié)束語(yǔ)
第九部分 致謝語(yǔ)
第十部分 參考文獻(xiàn)
第一部分 緒論
1.1研究意義
1.2 發(fā)展趨勢(shì)
第二部分 FPGA簡(jiǎn)介
第三部分 系統(tǒng)方案設(shè)計(jì)及關(guān)鍵器件介紹
3.1方案設(shè)計(jì)
3.2 以EPM7128SLC84-15為核心器件的控制電路
第四部分 等精度測(cè)量原理
4.1等精度測(cè)量原理
第五部分 硬件電路設(shè)計(jì)
5.1系統(tǒng)總體設(shè)計(jì)方案
5.2按鍵模塊
5.3顯示模塊
5.4單片機(jī)主控模塊
5.5電源電路
5.6輸入信號(hào)整形模塊
5.7 FPGA實(shí)現(xiàn)模塊
5.7.1測(cè)頻/測(cè)周期的實(shí)現(xiàn)
第六部分 軟件部分設(shè)計(jì)
6.1圖所示單片機(jī)主程序流程圖
6.2測(cè)頻子程序流程圖
6.3鍵盤掃描子程序
6.4時(shí)間值輸入子程序
6.5顯示子程序流程圖
第七部分 系統(tǒng)仿真/硬件驗(yàn)證
7.1系統(tǒng)調(diào)試的方法
7.2 系統(tǒng)調(diào)試的軟/硬件
第八部分 結(jié)束語(yǔ)
第九部分 致謝語(yǔ)
第十部分 參考文獻(xiàn)